@尊重智慧財產權,請同學勿隨意影印教科書 。
Please respect the intellectual property rights, and shall not copy the textbooks arbitrarily.

科目代碼 AEC9011 課程名稱 超大型積體電路設計
英文名稱 VLSI Design
全/半年 必/選修 選修
學分數 3.0 每週授課時數 正課時數: 3.0 小時, 實驗時數: 0.0 小時
先修課程
課程簡介 本課程為超大型積體電路設計導論的進階課程,課程中會介紹數位IC設計所需要的相關模組與相關的CAD工具。並藉由4-bit CPU與數位濾波器這兩項範例分析(case study)設計,帶領學生從RTL設計與模擬、合成、APR、佈局驗證(Layout verification)、Post-sim…等。最後的期末專題,每一個學生透過Cell-based設計流程與課堂上所學的相關CAD工具,須完成一項IC設計專題。
課程目標 對應系所核心能力
1. 了解數位IC中相關模組的設計與其對應的Verilog HDL Coding 學士:
 1-1 運用物理數學與電機電子工程知識與技術之能力
2. 學習Verilog HDL設計、模擬與驗證 學士:
 1-3 規劃、設計及執行電機電子工程系統整合之能力
 1-4 發掘、分析與處理複雜且整合性工程問題之能力
3. 完成Cell-Based設計流程之訓練 學士:
 1-3 規劃、設計及執行電機電子工程系統整合之能力
 1-4 發掘、分析與處理複雜且整合性工程問題之能力
4. 透過期末專題的研究,獨立完成一項IC設計 學士:
 1-1 運用物理數學與電機電子工程知識與技術之能力
 1-3 規劃、設計及執行電機電子工程系統整合之能力
 1-4 發掘、分析與處理複雜且整合性工程問題之能力